プロセッサー

Western Digitalがrisc swervプロセッサを発表

目次:

Anonim

Western DigitalはRISC-Vオープンインストラクションセットアーキテクチャ(ISA)を使用しており、ロイヤリティやライセンス料を支払うことなく誰でもプロセッサデザインを作成できます。 ついにオープンソースライセンスを搭載しSweRV RISC-Vプロセッサを発表しました。

オープンソースライセンスを備えた新しいSweRV RISC-Vプロセッサ

2017年、同社はストレージ処理製品をRISC-Vに切り替えることを約束し、今後2年間で10億コアを出荷することを目指しました。 また、Nvidiaは独自のコアからRISC-Vに移行してグラフィック製品の入出力を駆動し始めRambusはセキュリティパーツにRISC-Vを使用しており SSDストレージコントローラーにも採用されています。

Windows 10 ARMに関する記事を読んで、 64ビットアプリケーションをネイティブで実行できるようにすることをお勧めします

SweRV自体のコアは、ISA RISC-Vの32ビット版の双方向スーパースカラー実装であり 、順番に同時に実行するために複数の命令をロードできる9ステージのパイプラインを備えています。 現在カーネルは28nm CMOSプロセスノードに展開されており、カーネルは最大1.8 GHzで実行され、メガヘルツあたり4.9 CoreMarksの推定スループットを達成します。

Western Digitalは、自社製品でSweRVを使用するだけでなく、オープンソースライセンスでの発売も計画していることを確認しました 。 すでに2つのサポートテクノロジを使用してこれを行っています。SweRV命令セットシミュレータ(ISS)を使用して、関係者がカーネルをテストできます。 また、OmniXtendは、イーサネットファブリック上に一貫したキャッシュメモリを実装し、CPUからGPU、機械学習コプロセッサまですべてに焦点を当てています。

SweRVは2019年の第1四半期に発売されるとWestern Digitalが確認しました。 オープンソースライセンスを搭載したこのSweRV RISC-Vプロセッサの発表についてどう思いますか?

Techpowerupフォント

プロセッサー

エディタの選択

Back to top button